论文部分内容阅读
以多输入多输出技术(Multiple Input Multiple Output,MIMO)与单载波频域均衡技术(Single Carrier Frequency Domain Equalization,SCFDE )为基本架构的通信系统在宽带无线通信中得到了越来越多的应用。本文旨在设计一种面向MIMO-SCFDE系统的通用硬件平台,该平台可以灵活地承载各种通信系统的物理层调制解调算法,作为样机对算法进行硬件层面上的实际验证。该平台以灵活性、高性能和低成本为目标进行设计。这些指标彼此制约,难以同时满足,在设计中根据实际情况进行取舍,以达到三者间的最佳平衡。平台主要分为以FPGA为主体的核心处理模块,以DAC和ADC为主体的收发链路模块,以时钟管理芯片为主体的时钟系统模块,电源系统模块,以ARM为主体的总体控制模块。其中核心处理模块作为平台功能与设计的关键点,巧妙地利用了某些FPGA的multi-boot功能,对于多模系统实现了“用Flash存储空间换取FPGA电路面积”的设计方式,在保证性能的同时降低了平台的复杂度与成本,是本平台设计方案的创新点之一,突出地体现了对这三项设计指标的兼顾。这种思想还广泛地体现在平台具体设计中的其它方面。此外,平台设计中还力求实现器件的国产化,提高整个平台的国产化率。由于国产化器件种类相对较少,性能相对较低,因而这既是本平台的一大设计难点,又是本平台的一个创新之处。为了使平台保证基本的灵活性与高性能指标,在整个平台设计中,给出了除了FPGA,AD/DA和时钟芯片以外全部器件国产化的设计方案。基于所设计的方案,实现了 MIMO-SCFDE系统硬件平台,进行了各种性能的全面测试。最后,平台在承载了某一实际通信系统后,通过了实验室以及野外外场的实际测试,证明了平台设计的合理性与可靠性。本文还给出了 FPGA与ADC的国产化替代方案,用于平台的下一步演进。