论文部分内容阅读
在单个芯片上集成多个处理器以提高SoC的整体性能已成为下一代集成电路设计趋势,如何提高多处理器的可扩展性又成为多处理器系统芯片设计的关键。本文基于AMBA总线的基础上,研究多核SoC原型芯片可扩展性原型芯片的设计问题。在RTL级设计了上述平台,并用FPGA进行原型验证,以流水矩阵乘法为例研究其在不同工作负载下的加速比变化。实验结果表明,在六个处理器的情形下,循环次数为6次时加速比仅为4.10;随着循环次数增多,加速比可达5.48。