论文部分内容阅读
FIR数字滤波器具有稳定性高、严格的线性相位等特点,因而在现代数字信号处理中得到广泛的应用。文章采用分布式算法,给出了利用现场可编程门阵列器件(FPGA)并采用窗函数的方法来实现FIR滤波器的设计。整个程序采用Verilog HDL语言编写,并在ISE Foundation环境下进行了仿真,结果表明该方法的可行性。