论文部分内容阅读
磁选态铯原子钟的输出频率与铯束管输出的弱电流信号有关,影响其频率稳定度。为了提高其频率稳定度技术指标,在对磁选态铯原子钟主伺服电路弱信号压频转换(V-F)和模/数(A/D)直接采样对比的基础上,设计了基于DSP28335芯片的A/D直接采样电路,利用CAN总线通信技术与主控CPU板进行通信,实现整钟闭环锁定的方案。通过试验与被测磁选态铯原子钟现有压频转换法进行对比,结果表明,所设计的A/D直接采样法较压频转换法减小了磁选态铯原子钟相对频率偏差范围,改善了短期频率稳定度,具有实用价值。