论文部分内容阅读
针对机载前景与背景显示画面的不同特征,提出一种实用的航空电子图像缩放引擎的设计方法,通过配置不同的算法以及改变设计架构,解决了传统设计中画面叠加后处理算法难以统一优化的问题.首先利用软件仿真不基于和基于边缘的两种缩放算法,然后利用FPGA(现场可编程门阵列)的可重构特性,将两种核心算法实现在不同的图像处理通道上,最后进行了完整的基于FPGA的硬件实现.实验结果表明本文的设计在显示效果上要优于单一的双三次插值算法,兼具处理速度快和运算复杂度低的特点.