论文部分内容阅读
本文介绍利用硬件描述语言(VHDL)来实现2DPSK信号发生器系统,通过FPGA产生时钟信号,经过分频器产生两路不同频率的信号,一路用于对正弦波信号的采样,一路用于驱动M序列信号发生器产生绝对码,经差分运算、跳变检测变换成绝对码对正弦波信号去调相,而FPGA只处理数字信号,故需再经8位并行DAC器件变换为模拟信号,从而产生2DPSK信号。