论文部分内容阅读
在控制领域,随着基于FPGA的NIOS II软核处理器的广泛应用,NIOS II的Avalon总线与外设的接口IP(知识产权)核的研究就显得很有价值。该设计结合FPGA实现了编码器脉冲的整形、滤波、倍频、鉴相、计数和锁存功能,然后运用Verilog语言完成了计数模块与Avalon总线的接口IP核设计,最后采取SOPC(可编程片上系统)技术定制了NIOS II软核处理器。实际运用表明,该设计稳定可靠,能有效准确地获取脉冲,简化了电路。