论文部分内容阅读
设计了一种适用于0.2-4GHz雷达系统的宽带接收机射频前端芯片,采用台积电0.18-μm Bi CMOS工艺流片。芯片内部集成了低噪声放大器,下变频混频器,片内低通滤波器,采用三阶项抵消技术实现高线性度的中频放大器。芯片的高集成度和高线性度适应现代雷达的小型化、高动态的要求。测试结果显示,芯片实现了3d B噪声系数、35d B功率增益、40d Bm输出三阶交调点、20d Bm输出1d B压缩点的性能。芯片在5V工作电压下,消耗220m A电流。