论文部分内容阅读
在高速数据通信系统中,为降低系统的复杂度,通常使用差分编解码。本文在介绍准正交酉空时调制编解码原理的基础上,给出了编解码器的硬件实现方案和流程图,并用C与汇编语言在TMS3205416 DSP上进行了编解码器的实现。通过RTDX实时调试环境测出的结果表明,硬件条件下得出的误比特率与MATLAB仿真的结果相近,验证了DSP环境下编解码器的设计符合实际应用。且文中提出的简化的解码算法减少了DSP的解码执行时间。