一种采用增益增强方法的CMOS全差分运算放大器

来源 :微电子学 | 被引量 : 0次 | 上传用户:yxhetao
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
设计了一种全差分、增益增强CMOS运算放大器.该放大器由三个折叠式共源共栅运算放大器组成,可用于12位40 MHz采样频率的流水线A/D转换器.详细分析了折叠式共源共栅运算放大器中由增加增益增强电路产生的零极点对.该放大器在0.35μm CMOS工艺中开环增益为112 dB,单位增益带宽为494 MHz.
其他文献
根据高速、高精度锁相环抖动测量的需要,提出了一种对抖动线性放大的方法。这种方法将ps级的抖动放大为一定脉宽的脉冲信号,然后再通过一些简单的测试电路,对放大后的脉冲信号进
系统比较了几种不同栅结构短沟道SOI MOSFET的性能,包括短沟道效应、电流驱动能力、器件尺寸等特性,获得了栅的数目与短沟道SOI器件的性能成正比的结论.介绍了两种新的短沟道
塑造企业核心竞争力是企业管理工作的核心,企业要立于不败之地、长期生存和不断发展,就必须要提高自身的核心竞争力。本文拟从企业文化建设、优化管理措施、改进人力资源管理、
介绍了一种高速CMOS闪烁型(并行)A/D转换器的设计.采用分块化设计的方法,分别对各个模块的参数指标进行优化,并通过数字方法进行修正,实现了很高的信噪比.芯片的工作电压为1.