论文部分内容阅读
在介绍有限脉冲响应(FIR)数字滤波器理论及常见实现方法的基础上,提出了一种基于FPGA的高效实现方案。该方案借助FPGA滤波器芯片和QuartusⅡ软件、DSPBuilder软件对该方案进行了仿真验证。仿真实验结果表明:此种FIR滤波器的实现方法运算速度快、实时性好,其性能优于传统的FIR滤波器设计方法。