改进结构的64位CMOS并行加法器设计与实现

来源 :半导体学报 | 被引量 : 0次 | 上传用户:netchina123
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
介绍了一个用于高性能的微处理器和DSP处理器的快速64位二进帛并行加法器,为了提高速度,改进了加法器,结构,该结构大大减少了加法器各级门的延迟时间,基于改进的加法器结构,有效地使用动态复合门、时钟延迟多米诺逻辑和场效应管尺寸缩小技术,可以取得良好的电路性能,该加法器采用UMC2.5V0.25μm1层多晶5层金属的CMOS工艺实现,完成一次加法运算的时间是700ps,比传统结构的加法器快20%,面积和功耗分别是0.16mm^2和200mW@500MHZ,与传统结构加法器相当。
其他文献
项目教学法主要是通过项目的形式进行教学,使中学生在解决问题的时候能够形成完整的解决方式,所设置的“项目”包含多门课程的知识,项目教学法是在教师的指导将一个相对独立的项
采用"酸浸-萃铟-萃镓-沉锗"工艺,对铟绵中稀散金属铟锗镓进行了综合回收研究,并优化了各工序工艺参数。研究了在硫酸体系下,铟锗镓浸出率与浸出温度、浸出时间和硫酸初始质量
对MIS(金属-绝缘体-半导体)接触电极的特性进行了系统的分析和实验观察.结果表明,负极的电子可以通过表面能级和热激发注入到CdSe晶片中,且晶片表面的电子能级密度越高,电子注入