论文部分内容阅读
设计了基于FPGA(现场可编程逻辑门阵列)的数字电能表接收及解码模块。通过调用MACIP核并对其进行配置实现遵循IEC61850协议包的接收,采用VerilogHDL语言编写解码模块对接收到的数据帧进行实时解码,提取出瞬时电流、电压。在FPGA芯片上仿真结果表明,采用该方案能实时准确地解析协议包并完整存放采样值。