论文部分内容阅读
在高速系统设计中,随着数字电路工作频率的提高,信号完整性问题变得无处不在,对电路稳定性影响很大。针对高速电路发展带来的信号完整性问题,借助Hyperlynx软件和IBIS模型对基于FPGA的400MHz高速DAC系统进行了信号完整性方面的仿真和分析,并且针对信号的反射和串扰问题进行了详细论述。研究结果表明,采取合适的方法可以有效的减小信号的反射和串扰,并且仿真的结果能给实际电路设计实现提供有价值的指导。