论文部分内容阅读
介绍了雷达信标源的结构组成及功能,提出了中频信号处理模块的总体设计方案,并对中频信号处理部分的距离延时和多普勒移频2个核心模块进行了FPGA的硬件设计和实现。时延模块采用了QuartusⅡ软件的原理图法进行设计,移频调制模块基于DSP Builder工具平台进行设计。仿真测试结果表明,设计实现的中频信号处理模块方案原理正确,达到了设计的要求。