论文部分内容阅读
信号完整性的设计收敛已经成为当前深亚微米集成电路物理设计流程中的关键问题.对信号完整性收敛产生不利影响的有三个因素:串扰、直流电压降和电迁移.其中影响最大的是串扰,串扰噪声会产生大量的时序违规、逻辑错误.主要关注基于串扰控制的物理设计方法,包括新的流程、各个设计阶段对串扰的分析及修正的方法,以达到快速的时序收敛.并且根据真实的设计实例,提出了几点有效的控制串扰的方法和对于信号完整性管理比较有价值的观点.