论文部分内容阅读
针对在传统串行结构上执行图象匹配算法时影响执行速度提高的原因,通过分析图象匹配算法的内部流水性,并行性,提出了一种加速执行图象匹配算法的硬件并行结构,通过引入流水线数据延迟及多个并行处理单元。该结构使得重复读取存贮器的操作次数大大减少,从而加速图象匹配操作。文中给出了该模型的实现框图,并计算了采用该结构执行图象匹配算法所需计算表明,对大小为64×64的搜索象,32×32的模板象。该结构可在不到9m