论文部分内容阅读
数字视频信号的信号完整性问题是多媒体应用面临的主要问题之一,对此提出了一种用于视频数字信号预处理与识别的集成电路架构并进行了FPGA验证.该架构可以接受并行视频信号,并且有效地处理由于时钟不稳和板级噪音引起的视频数字信号完整性问题并再生优质信号,具有视频制式自适应功能,报警功能.详细描述了该架构的各组成单元和设计方法,并在Altera公司的EP2C8器件上进行了实现.验证结果表明,该架构可以良好地完成数字视频信号预处理与识别功能.