论文部分内容阅读
为了提高椭圆曲线加密速度,介绍椭圆曲线密码体制发展优势,确定了椭圆曲线加密系统的体系结构,对二进制域上的加法、平方、乘法和逆运算用最新研究成果做了硬件设计并用Verilog实现,在这些底层运算基础上完成标量乘控制,实现了标量乘运算,最终实现椭圆曲线加密和解密的功能。在验证中编写验证模型和验证平台,对设计进行了功能验证并做了覆盖率统计,功能验证缮果正确,覆盖率达到100%。对椭圆曲线加密核进行了逻辑综合和门级仿真,综合结果表明该核的运算频率可达125MHz,门级仿真结果与功能仿真结果相同。