切换导航
文档转换
企业服务
Action
Another action
Something else here
Separated link
One more separated link
vip购买
不 限
期刊论文
硕博论文
会议论文
报 纸
英文论文
全文
主题
作者
摘要
关键词
搜索
您的位置
首页
期刊论文
高速信号传输技术综述
高速信号传输技术综述
来源 :中国集成电路 | 被引量 : 0次 | 上传用户:z445786864
【摘 要】
:
随着处理器向多核结构发展,芯片间的高速通信问题已经成为限制处理器性能的瓶颈,如何提高处理器间的总线带宽成为当前研究的重要课题。本文通过对微处理器中PCI前端总线发展历
【作 者】
:
张锋
【机 构】
:
中国科学院计算技术研究所微处理器中心全定制组博士
【出 处】
:
中国集成电路
【发表日期】
:
2008年8期
【关键词】
:
高速总线
PCI
HYPERTRANSPORT
下载到本地 , 更方便阅读
下载此文
赞助VIP
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着处理器向多核结构发展,芯片间的高速通信问题已经成为限制处理器性能的瓶颈,如何提高处理器间的总线带宽成为当前研究的重要课题。本文通过对微处理器中PCI前端总线发展历史的综述,说明高速传输总线研究的日新月异、飞速发展和Hypertransport作为龙芯处理器总线标准的研究与开发。
其他文献
The Discovery of Magnesioferrite from Au (Fe, Cu) Magnesian Skarn Deposits and Study of the Magnesio
Magnesioferrite, a rare metasomatic mineral, was discovered for the first time in China from the Qinlou Au (Fe, Cu) magnesian skarn deposit, Sanpu, Huaibei, Auh
期刊
magnesioferrite
magnesiomagnetite
A’u
(Fe
Cu)
magnesian
SKARN
ANHUI
SHAANXI
magn
CSR的BlueCore芯片应用于Aliph新型Jawbone蓝牙耳机
无线技术提供商CSR公司日前宣布,Aliph公司新型Jawbone蓝牙耳机采用了CSR的Blue Core5多媒体蓝牙技术。这种新型Jawbone蓝牙耳机专利的Noise Assassin技术是通过CSR的集成型数
期刊
蓝牙耳机
CSR
数字信号处理器
应用
芯片
无线技术
蓝牙技术
降噪性能
中国半导体行业协会理事长俞忠钰先生在2008’北京微电子国际研讨会暨中国半导体行业协会集成电路设计分会年会上致词
尊敬的各位领导、各位来宾、女士们、先生们:大家好!非常高兴参加“2008北京微电子国际研讨会暨中国半导体行业协会集成电路设计分会年会”,与各位新老朋友欢聚一堂,交流近年来
期刊
集成电路设计
行业协会
国际研讨会
半导体
微电子
中国
年会
北京
“2008’北京微电子国际研讨会暨中国半导体行业协会集成电路设计分会年会”在京隆重召开
2008年10月28~29日,由北京市工业促进局、中国半导体行业协会主办、中国半导体行业协会集成电路设计分会和北京半导体行业协会承办的“‘2008’北京微电子国际研讨会暨中国半导
期刊
集成电路设计
半导体设备
北京市政府
国际研讨会
行业协会
微电子
中国
年会
关于路灯工程施工管理的要点分析
在城市整体规划的过程中,路灯是其中非常重要的一个环节,作为经济发展命脉的电力系统保持一个良好的安全生产环境和秩序是经济稳定发展的重要保障,而路灯行业更是与人民群众
期刊
路灯工程
施工管理
要点
车市风向标
<正>~~
期刊
一种基于FPGA实现的真随机数发生器
本文分析和实现了一种基于FPGA的真随机数发生器,采用对延迟链各级输出同时采样的方法来增加输出序列的随机性。电路为纯数字形式,50MHz采样时钟采得的输出数据可以无需后处理,
期刊
真随机数发生器
延迟链
FPGA
True Random number generator delay chain FPGA
多输出的CMOS带隙基准源的设计
带隙基准电压源是模拟电路中的一个重要单元。本文是基于无线局域网802.11a标准的无线收发机项目,采用SMIC0.18um RF CMOS工艺设计的一个多输出的带隙参考电压源,用于系统中需要
期刊
CMOS
启动电路
误差放大器
带隙基准
多输出
S698M SoC芯片中Cache控制器的设计与实现
高速缓冲存储器Cache在微处理器中已经成为至关重要的一部分,它的使用能有效地缓和CPO和主存之间速度匹配的问题。本文以32位S698M微处理器的高速缓冲存储器Cache为例,分析了Ca
期刊
哈佛体系结构
直接映像
CACHE一致性
指令CACHE
数据CACHE
Harvard architectureDirect-MappedWrite Thro
东芝推出43nm的SLCNAND闪存成为市场上最高密度芯片
东芝宣布推出43nm单层存储单元(SLC)的NAND闪存,产品容量从512Mb到64Gb,共有16个系列。新产品包括16Gb、32Gb和64Gb三种,结合采用43nm制程技术的单16Gb芯片,这是市场上最高密度的芯
期刊
NAND闪存
高密度
SLC
芯片
市场
东芝
制程技术
512Mb
与本文相关的学术论文