论文部分内容阅读
针对高速工业相机摄像过程中图像数据量大导致数据传输及存储困难的问题,提出了一种基于Camera Link接口的高速视频图像采集方案。Camera Link接口采用高级配置模式,并行传输8路像素数据、时钟信号及控制信号。现场可编程门阵列(FPGA)芯片生成图像采集模块及外围存储模块的时序控制逻辑。图像采集系统首先缓存像素数据于芯片内部FIFO,然后在SDRAM控制器的操作下将像素数据转移至8片同步动态随机存储器(SDRAM)中。实验结果表明,图像采集系统能够完成对分辨率1 280×1 024、帧频500f/s、位宽8bit高速视频图像的采集及存储。