论文部分内容阅读
基于FPGA可编程逻辑及NiosⅡ软核实现了高阶调制信号发生器设计,研究了奈奎斯特脉冲成型原理,分析了脉冲成型插值倍数、双边码元截断数、余弦滚降系数的选值,重点设计了基带处理模块部分的数字FIR脉冲成型滤波器,滤波器使用多相时变参数插值滤波结构,并针对AD9957串行IQ两路传输进一步优化了成型滤波FPGA逻辑结构,该方案大大节约了算法资源和逻辑单元.基带信号通过集成DDS+DAC的AD9957上变频模块实现载波调制,最后给出了Modelsim及Signal TapⅡ仿真图,并在示波器上显示了基带及调制信