论文部分内容阅读
设计了一种可用于∑-△A/D转换器的全差动放大器.放大器采用0.5μm CMOS工艺实现,采用折叠式共源共栅结构,并采用开关电容反馈电路.对所设计的放大器进行了详细分析,给出了具体设计过程.SPICE仿真结果表明,其开环直流增益A0为74.2dB,相位裕度不小于60°,单位增益带宽为40MHz,输出摆幅可以达到-200mV(Vdd)-+200mV(Vss).