一种面向系统芯片的FPGA协同验证方法

来源 :微电子学 | 被引量 : 0次 | 上传用户:kjasdg
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
利用多片FPGA对SOC系统进行功能验证时,原始的系统分割策略常常导致欠优化的结果,有时甚至会付出重新设计的高昂代价.文章在静态时序分析的基础上,提出了一种利用关键路径时延信息提高FPGA分割效率的方法.分割结果表明,该方法能显著改善功能验证效率,明显提高逻辑控制块和I/O的利用率.文中同时讨论了该协同验证策略在处理信号完整性与RTL设计脱节时所具有的优势.
其他文献
一、研究后小康人居模式,既有前瞻性又有现实意义小平同志在1984年10月的一次谈话中指出,我们的目标是,到本世纪末,人均达到800美元,实现这个目标,意味着我们进入小康社会,把
伴随着我国当前社会主义市场经济的不断深入发展,企业的统计工作所处的环境也发生了较大的变化。新时期如何积极推动我国统计工作服务于企业的生产已成为当前亟待解决的重要问
文章从人机工程学的观点出发,以人体参数为基础对国产轿车驾驶室的设计原则进行了较为详细的阐述,为轿车驾驶室设计提供了一定的参考依据。