并行CRC相关论文
提出了一种射频卡读写器数字处理模块的设计方案,特点是利用单片CPLD器件实现了读写器编码、译码和差错处理功能,系统体积小,性能......
在100G以太网媒体接入控制器(Media Access Control,MAC)的设计中,需要采用高位宽的并行数据来降低对时钟的要求.在使用并行循环冗......
提出射频卡读写器数字处理模块的设计方案,特点是利用单片CPLD器件实现了读写器编码、译码何差错处理功能,系统体积小,性能稳定。......
受电磁干扰影响,单片机的程序读取时会出错,最终造成程序走飞和数据出错。目前广泛采用的看门狗技术只对部分程序走飞现象有效,而对程......
在100G以太网媒体接入控制器(Media Access Control,MAC)的设计中,需要采用高位宽的并行数据来降低对时钟的要求。在使用并行循环冗......
CRC循环冗余校验算法,是一种在数据存储和数据通讯领域中使用十分广泛的编码算法,具有强力的检错和纠错能力,并且开销比较小。本文......
在数字通信系统中,为保证数据传输的正确性,需要对通信过程进行差错控制.循环冗余校验CRC(Cyclic Redundancy Check)由于编码简单......
提出了一种射频卡读写器数字处理模块的设计方案,特点是利用单片CPLD器件实现了读写器编码、译码和差错处理功能,系统体积小,性能稳定......
提出一种基于FPGA和ARM的虚拟软盘实现方案。在FPGA上实现并行CRC运算、MFM编解码,将存储芯片SRAM虚拟成1.44 MB软盘进行数据访问,......
研究了散列表方法在交换控制芯片地址表设计中的应用,采用了分桶散列的方式解决散列冲突问题,用高效的并行CRC结构产生散列索引,实......
0引言笔者2008年发表过一篇文章(MCU需要改进》,本文就为什么要改,如何改作进一步的讨论。总的来说,因为对功能安全要求的认识深化,改进......
为满足高速精密平台实现精准定位和数据处理的要求,基于BISS协议设计了软、硬件接口模块和上位机。运用FPGA和SN75179B组成的硬件......
无人机测控与信息传输系统是无人机系统的重要组成部分,是无人机远距离操作和侦察信息实时获取的桥梁。天地一体化信息传输系统已......
针对UHF RFID系统中的并行循环冗余校验电路进行了设计和详细的分析。首先对基于经典的线性反馈移位寄存器的串行CRC电路进行了介......
基于多项式除法提出一种单字节高速并行CRC算法,利用此单字节CRC校验码和任意多字节CRC校验码之间的逻辑关系,用单字节高速并行CRC......
采用FPGA实现了非标准用户数据接入SDH网络时,进行数据GFP封装和解封装的处理器电路。在处理器电路中引入了缓冲区管理器,使得电路......