时钟网络相关论文
随着工艺技术的进步,如何降低功耗已经成为当前设计的关键.本文针对时钟树综合阶段从降低负载电容角度分别探讨了时钟树构建单元的......
当前,国家大力推动核心元器件国产化,以实现自主可控,XX处理器应运而生。XX处理器是一款适用于无线通信、雷达信号处理等领域的全新的......
近年来,随着加工工艺的进步,芯片的特征尺寸已经进入了纳米阶段,也为微处理器的设计带来了新的问题。芯片在片波动是其中的关键问题之......
在深亚微米工艺下,众核处理器芯片设计遇到了来自以下几方面的挑战:由于晶体管面积不断减小,单位面积上的功耗在不断上升;芯片面积不断......
在太空环境中,天体向外辐射电磁波和高能粒子,形成宇宙射线。这些宇宙射线会对电子器件的稳定性和可靠性造成影响。随着集成电路的......
层次化设计是复杂芯片开发所采用的主流方法,它是一种自底向上的流程.但层次化设计也带来了时钟树设计难以掌握的问题.本文针对一......
时钟子系统的功耗研究和优化是微处理器低功耗设计中的一个非常关键的问题。本文从同步数字集成电路中时钟网络的各组成部件入手,......
本文分析了三种高性能微处理器时钟系统的实现策略,提出了一种可动态调节时钟偏斜的微处理器时钟系统的实现方法,该时钟系统采用13......
随着时钟频率的提高,时钟分配将是系统设计的一个重要挑战.本文在讲述了时钟歪斜及其要求的基础上,介绍了一种用PECL芯片进行时钟......
集成电路设计和工艺技术的飞速发展,以及应用市场不断增长的需求,对高性能电路特别是高速、低功耗SOC设计提出了更高的要求。而时钟......
当前集成电路产业向深亚微米工艺不断推进,正力图突破32nm大关。现有EDA工具难以应付复杂度呈指数增长的诸多VLSI设计难题,也缺乏对......
对于便携式设备来说,由于其电池供电的特性,其发展受到了能耗的制约。由于设备中电池容量的提升在短时间内很难取得突破,人们便将目光......
随着全球化的到来,集成电路的设计与生产越来越容易被植入额外的逻辑,称这种额外的逻辑为硬件木马。本文提出一种基于区域划分的......
CME-C1(祥云)是京微雅格面向大容量FPGA市场的“云”系列首款FPGA芯片.CME-C1采用了TSMC 40nm CMOS工艺,逻辑容量从30KB ~ 200KB不......
在数字化变电站的应用中,对同步采样时钟要求高稳定和高精度,其实现关键在于消除同步采样时钟的误差。文中从分析同步采样时钟误差......
针对全波形激光雷达中高速率数据采集系统的需求,研制了一种基于时钟网络的高速数据采集与处理系统,对其中的关键技术进行了研究。......
本文在FPGA时钟网络(Clock Distributed Network,CDN)关键结构尺寸的参数化建模基础上,提出一种针对全定制FPGA CDN的设计和优化方法......
时钟网络可实现时钟产生、恢复、抖动滤除,频率合成和转换、分发和驱动等功能。时钟网络在高速信号采集处理电路中起着至关重要的......
在分析异步握手协议与控制部件的基础上,总结了异步微处理器设计的主要方法,详细阐述了异步控制器综合、基于传统同步设计工具的异步......
介绍了亚微米 ASIC正向设计中时钟网络的建立原则 ,对于时钟网络在版图中的实现作了特殊考虑 ,给出了这些设计方法应用在几块实际 ......
“高分四号”卫星填补了多项国内外的技术空白,其搭载的红外相机首次实现了大面阵红外探测器成像,并展示了高品质的大面阵红外成像......
随着集成电路技术的不断发展,系统工作的时钟频率越来越高,在一些高频ADC系统中,所需要的时钟频率有些已经达到吉赫兹以上。通常片......
文章在介绍'与-或'阵列译码器以及Stepper译码的概念的基础上,对Steeper译码的方式进行具体的说明,并以HGD-08C01为例定量......
随着液晶显示系统在手持设备中的广泛应用,低功耗已经成为液晶显示控制器芯片设计的重要目标。本文从体系结构层次讨论了液晶显示控......
对多核片上系统(MPSoC)而言,随着集成度和性能的提升,时钟网络的结构愈发重要。研究了基于结构建模的多路全局/局域时钟网络的结构建......
介绍了一种系统级设计的时钟管理方案以及功耗管理模块的实现;分析了该方案在实现中可能存在的问题,并给出解决方法。此方案可以显著......
文章提出一种系统级和RTL级协同设计的时钟管理策略,显著地降低了时钟网络的动态功耗,弥补了现有工具只能在设计后期才能发挥作用......
随着互联网的普及,无线通信技术的发展和革新,如今的无线通信领域是一个多种通信制式和通信系统并存的领域。其对于数字处理的要求......
在电子产品设备高度发展的今天,人们对电子设备的工作稳定性等也有了更高的要求。在设计电子设备时,电磁兼容问题不容忽视,良好的电磁......
CME-C1(祥云)是京微雅格面向大容量FPGA市场的“云”系列首款FPGA芯片。CME-C1采用了TSMC 40nm CMOS工艺,逻辑容量从30KB~200KB不等......
伴随着集成电路工艺进入超深亚微米和纳米时代,不断增大的电路规模和日益凸显的互连线物理效应等问题,给集成电路设计自动化提出了巨......
为了实现高速低功耗的片上网络时钟网络,针对MESH型片上网络,用金属一绝缘质一金属电容替代MOS电容作为发送端驱动电容和接收端耦合......
处理器技术的发展使得时钟电路的设计变得越来越复杂。介绍了可编程的时钟产生器CDCM6208的工作原理和使用要求,详细阐述了该时钟......
随着集成电路领域工艺技术的进步,芯片中集成的晶体管数目大量增加,由此带来的功耗增长使得芯片稳定度下降,影响芯片的工作质量。......
自1985年第一块FPGA(Field-Programmable Gate Array)芯片面世至今只有30年的历史,但作为一个新兴产业,FPGA已经取得了辉煌的成就......
当今集成电路发展到纳米级工艺,芯片集成度和时钟频率的大幅提高使得功耗成为集成电路设计中日益突出的问题,低功耗技术已成为集成电......
作为微处理器的关键部件之一,时钟系统占据着非常重要的角色。随着信号频率的提升和工艺节点的下降,传统的时钟技术已经不能满足下一......
通用CPU是信息产业的基础部件,可广泛应用在国防安全、计算机、工业控制、航空航天等重要领域。开展我国自己的通用CPU研发工作的重......