模拟延迟线相关论文
采用二相埋沟结构,研制成了2×455位高速 CCD 模拟延迟线,其动态范围达到46dB,时钟频率超过10MHz。本文详细地叙述器件设计,并......
本文提出了一种用我国首创的DYL集成线性“与或”门设计成的模拟延迟线。这种延迟线不仅具有电路结构简单、信号传递速度快等特点,......
本文对CCD模拟延迟线的设计原理、参数要求、器件结构、输入输出电路等作了详细叙述,还结合实践,对器件研制中的一些主要工艺参数作......
集成电路测试对集成电路的发展具有重要意义,不仅可以确保系统的可靠性,而且可以降低系统成本。集成电路测试系统的研发是集成电路......