C单元相关论文
集成电路产业的飞速进步,不仅带来了集成电路与芯片的功耗问题,另一方面,以智能手机、平板电脑等为代表的便携式电子设备的大量应......
随着集成电路特征尺寸的不断缩减,在恶劣辐射环境下,纳米级CMOS集成电路中单粒子三点翻转的几率日益增高,严重影响可靠性。为了实......
随着集成电路工艺尺寸的缩减,芯片的集成度和性能大幅提升,同时工作电压不断减小,电路节点关键电荷相应降低,使得芯片对于由辐射引......
快速增长的功耗是VLSI设计中的重要问题,特别是输入信号中存在毛刺,双边沿触发器的功耗将会显著增大.为了有效降低功耗,提出了一种......
异步系统的研究是当前SOC系统设计领域的热点,异步系统通过握手协议代替了传统同步系统中的全局时钟,以此来保证时序和通信并有效......
设计异步集成电路时, 常用的异步标准单元的分类、电路设计方法和电路结构. 详细介绍了C单元和异步数据通路的设计与实现, 提出了......
利用Muller_C单元,设计一种异步保存及互锁存储单元结构,该结构采用状态锁存机制和增加节点电容方法,能有效防止单粒子翻转效应的......
标准单元是半定制设计的基本构建模块,它通过降低设计和调试时间,提高设计效率。在异步电路的发展过程当中,标准单元的缺乏成为异步电......
提出了一种新的具有状态保持功能的功控低功耗C单元,该C单元采用高阈值NMOS管作为功控开关,以减小C单元休眠期间的漏功耗,并利用交......
针对深亚微米工艺下瞬态故障引发的软错误可能成为芯片失效的重要原因,提出一种容软错误的BIST结构——FT-CBILBO.该结构对并发内......
树型仲裁器是异步电路中常用的电路,它的性能和鲁棒性对整个系统有很大的影响。针对以往树型仲裁器在设计和应用方面存在的问题,设计......
提出了一种新型多输入异步电路控制单元的设计方案,分析了电路的工作原理,基于0.6μm的标准CMOS工艺实现了该电路的管级电路设计,介绍......
该文提出一种新型的C单元的连接方法,将距离输出节点比较远的P型和N型晶体管的栅端与C单元的输出节点相连接,利用晶体管自身的反馈......
为了缓解单粒子效应对锁存器的影响,设计了一种低功耗、高可靠的锁存器。该锁存器在内部使用了高电平信号控制时钟反相器的方法构......
随着CMOS工艺缩减至纳米尺寸,锁存器对空间辐射环境中高能粒子引起的软错误越发敏感.为缓解软错误对锁存器电路的影响,提出一种基......
文章提出了一种基于灵敏放大器的触发器设计,称为Cinv SAFF。Cinv SAFF沿用Con SAFF的主级部分,引入C单元加2个反相器构成的锁存器......
提出了一个基于商用65nm工艺在晶体管级设计抗辐射数字标准单元库的方法。因为当C单元的两个输入是不同的逻辑值时输出会进入高阻......
目前异步集成电路设计所面临的主要问题之一是缺乏基于标准单元的设计流程,几乎所有的异步设计都是基于全定制设计技术.要实现基于......
针对太空环境下粒子辐射引发的软错误已经成为芯片失效的主导原因,提出一种容软错误锁存器结构——DIL—SET。该结构在内部构建基于......
在集成电路制造水平不断发展的当下,芯片的集成度越来越高,工作频率越来越快,工作电压和晶体管的阈值电压不断降低,晶体管尺寸也在......
随着集成电路工艺水平的不断提高,CMOS晶体管工艺尺寸的不断缩小,以及工作电压不断降低,使得电路节点电容随之减少,导致CMOS电路越......
随着半导体制造工艺的不断进步,集成电路在不断提升性能和降低功耗的同时,其可靠性也面临了严重威胁。工艺节点的持续下降,使集成......
低密度校验码(LDPC码)由于其优异的性能,被多种无线通信标准(如802.11n, CMMB)采用。低功耗LDPC解码器设计非常重要。在数字IC设计......
学位
GALS(全局异步局部同步)方法很好地结合了同步设计和异步设计方法的优点,特别是在解决多时域问题和模块更新的复用性等方面有着得......