论文部分内容阅读
本文设计了一个具有变带宽自适应功能的输出频率范围为800MHz到1.2GHz的CMOS锁相环电路。此锁相环电路具有快速锁定和突出的噪声抑制特性,可应用于数字通信系统中接收模块的数据时钟恢复或时钟产生。基于传统的电荷泵锁相环电路,本论文中设计了一种新型的模拟自适应带宽控制电路模块。具有模拟自适应带宽控制电路模块的变带宽自适应锁相环可根据系统锁定状态和输入信号相位差自动调节系统环路带宽,从而实现低噪声和快速锁定。对于鉴频鉴相器电路模块设计,采用了新型TSPC结构D触发器,满足了设计指标中对于输入信号频率百兆的速度要求;同时,通过加入延时单元解决了死区问题。对于压控振荡器模块的设计,则使用负歪斜延迟单元组成的双延迟回路环形振荡器,实现了设计要求的输出频率范围。变带宽自适应锁相环的设计是基于Charted 0.35um EEPROM工艺,并采用了自顶向下的设计方法。系统级设计过程中,基于给出的变带宽自适应锁相环环路增益KLOOP和带宽控制电压的VBW的回归迭代公式,使用Matlab对包含模拟自适应带宽控制模块的整体变带宽自适应锁相环进行了稳定性分析。电路级设计过程中,使用Cadence Spectre RF对各个模块和整体电路进行仿真与验证。在五种工艺角下,本论文所设计的变带宽自适应锁相环均能满足800MHz到1.2GHz的输出频率范围要求,并且建立时间均小于2μs。在1GHz的输出频率下,位于500kHz频偏处的相位噪声为-93dBc/Hz,整体电路的功耗为23.8mW。此外,通过对普通电荷泵锁相环和带有模拟自适应带宽控制模块的变带宽自适应锁相环的锁定时间和环路带宽的仿真比较,验证了变带宽自适应锁相环的快速锁定和低噪声性能。仿真结果表明,变带宽自适应锁相环的设计实现了带宽自动调节的设计目标,它的各项参数也均达到了设计指标的要求。