论文部分内容阅读
近年来,A/D转换器在结构、工艺、性能上都有了很大的进步,正朝着高速、高精度的方向发展。采样/保持电路是高速、高精度A/D转换器中必不可少的重要电路单元,其作用是对给定的模拟信号进行采样,并将该采样信号保持一段时间,以便后续电路对其进行处理。采样/保持电路的性能参数决定了整个A/D转换器的性能参数,它的设计是整个A/D转换器的电路设计工作中的及其重要的一个环节。本文针对目前采样/保持电路存在的技术问题进行研究,以期研制出高速、高精度的采样/保持电路。首先,在查阅大量文献资料的基础上,论文对目前国内外研制出的A/D转换器的发展动态进行了详细的比较分析,对流水线A/D转换器进行了说明,同时对采样/保持电路的研究动态和发展趋势也作了详细的介绍。其次,在对采样/保持电路的工作原理进行详细分析的基础上,对8-bits 250MSPS流水线A/D转换器中的采样/保持电路的几个组成部分(采样开关、采样电容和运算放大器)进行了具体的设计。在设计采样/保持电路时,分析了采样开关误差的来源,并采用合适的时钟脉冲序列来减少采样开关带来的误差;同时利用MOS管和双极晶体管的各自的优点,设计了两级全差分BiCMOS运算放大器,并用开关电容式共模反馈电路来稳定全差分BiCMOS运算放大器的输出共模电压;对两种采样/保持电路的结构进行了比较,最后确定采用全差分的电荷转换结构。最后,采用标准的0.35μm BiCMOS工艺提供的PDK,在Cadence环境下对采样保持电路进行了spectre仿真。采保电路的模拟输入为1Vp-p,在输入频率为121.09375MHz的正弦信号,电源电压3.3V的条件下对采样/保持电路进行模拟仿真,建立时间小于0.73ns,动态指标SFDR为75dB。由整个流水线A/D转换器测试结果可知:采样/保持电路达到了采样精度为8位,采样率为250MSPS的技术指标要求。研究设计的采样/保持电路能应用于8位250MSPS流水线A/D转换器中。