论文部分内容阅读
随着电子信息技术的不断发展和电子产品的日益增加,用户对于存储介质的容量性能的要求不断提高在众多移动Flash卡中,SD/TF卡以其体积小功耗低高可靠性可擦写非易失性等优点不断发展壮大,并成为主流的存储媒介之一本文首先调研了SD卡标准的发展及应用情况,通过分析现有文献中SD卡控制器的优点和缺陷,提出了SD/TF卡HOST控制器IP核的功能需求,并基于此需求设计实现了新型的SD/TF卡HOST控制器IP核本文所设计的SD/TF卡控制器IP核基于SD3.0协议,在数据输入端使用AHB接口协议该控制器分为系统总线桥接器和卡总线桥接器,其中系统总线桥接器完成IP核与外部AHB总线之间的数据交互DMA和中断请求控制;卡总线桥接器完成对存储卡的读写操作本文使用Verilog HDL语言完成了SD/TF卡控制器硬件结构的描述,搭建了基于BFM的验证平台,完成了功能验证本文采用Synopsys公司的Design Compiler工具,基于SMIC0.35微米工艺库,对所设计的IP核进行了逻辑综合综合结果表明,IP核中AMBA总线接口部分可工作在100MHz,SD/TF卡总线接口可工作在50MHz相比现有研究,本文所提出的IP核工作频率更高,面积更小,支持的功能更丰富