论文部分内容阅读
在快速以太网的物理层中,数据接收通路需要一个采样速率为125MHz、分辨率为8比特的模数转换器将从5类非屏蔽双绞线上接收到的MLT3码信号转换为数字信号,以供后端数字电路模块进行编解码、数据串并转换以及时钟数据恢复等。在综合考虑模数转换器的采样速率和分辨率两个重要参数以后,本论文中的模数转换器采用了具有高速、中高等精度、结构相对简单等特点的流水线结构。基于快速以太网接收器的应用背景,本论文设计了数据接收通路中转换速率为125MHz、分辨率为8比特的流水线模数转换器。设计中采用了双采样、两级运放的电流缓冲式密勒补偿等关键技术,分析了传统流水线模数转换器的非理想性,介绍了数字校准技术、带隙基准电路和参考源缓冲器等电路模块。流水线模数转换器的设计采用了SMIC0.13um CMOS工艺,差分输入满摆幅为1Vpp,当输入信号频率为1MHz、采样频率为125MHz时,流水线ADC的微分非线性误差DNL峰值为+0.28LSB/-0.18LSB,积分非线性误差INL峰值为+0.25LSB/-0.41LSB,信号噪声比(SNR)为48.2dB,信号噪声失真比(SNDR)为48.0dB,有效位数约合为7.70位,能够满足以太网系统对模数转换器性能的要求。