切换导航
文档转换
企业服务
Action
Another action
Something else here
Separated link
One more separated link
vip购买
不 限
期刊论文
硕博论文
会议论文
报 纸
英文论文
全文
主题
作者
摘要
关键词
搜索
您的位置
首页
期刊论文
CDMA直放站引入噪声的分析及对策
CDMA直放站引入噪声的分析及对策
来源 :电子科技 | 被引量 : 0次 | 上传用户:liongliong557
【摘 要】
:
重点分析了噪声对系统产生的影响,并提出了对噪声注入裕量NIN和基站噪声的增加量ROT的折中的相应解决方案.
【作 者】
:
关瑞霞
张海林
【机 构】
:
西安电子科技大学
【出 处】
:
电子科技
【发表日期】
:
2006年6期
【关键词】
:
码分多址
直放站
噪声
增益
CDMA
amplifying station
noise
plus
下载到本地 , 更方便阅读
下载此文
赞助VIP
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
重点分析了噪声对系统产生的影响,并提出了对噪声注入裕量NIN和基站噪声的增加量ROT的折中的相应解决方案.
其他文献
3S技术在祁连山物种多样性研究中的应用展望
传统的调查研究手段因其局限性难以满足不断深入的物种多样性研究与保护的要求,近年来遥感(RS)、地理信息系统(GIS)、全球定位系统(GPS)的发展与广泛应用,为这方面的调查与研究带来了新的思路与方法。在3S技术应用和物种多样性保护现状的基础上,对其应用和发展进行可行性分析和展望,以期引起从业人员对这方面的足够重视。
期刊
3S技术
物种多样性
祁连山
移动通信中基于Turbo码的H-ARQ技术
重点介绍了两种最近在3GPP和3GPP2中得到一定应用的H-ARQ技术:基于速率匹配短截Turbo码的H-ARQ技术,基于准互补Turbo码的H-ARQ技术等,主要分析了它们的基本原理和准则及实施方案
期刊
H-ARQ
速率匹配短截Turbo码
准互补Turbo码
H-ARQ
RCPT code
QCTC code
杨树间种最佳作物的选择试验
杨树速生丰产林在幼龄林阶段,科学地选择间种农作物和合理地搭配种植,不仅能促进幼林的生长发育,还可获得很高的经济效益,可谓一举双得;但若间种作物选得不当或搭配不洽,也会
期刊
杨树
间种
试验
基于4T像素结构的CMOS图像传感器设计
传统的CMOS图像传感器采用3T像素结构,但由于自身结构的关系,整体性能难以满足较高的要求,4T像素结构应运而生,它比3T像素有更小的噪声,更好的性能;同时要求控制部分更加复杂
期刊
3T
4T
APS
图像传感器
3T
4T
APS
CMOS
image sensor
论辽宁三北防护林工程在东北老工业基地振兴中的战略地位
就辽宁省三北防护林体系工程建设成就,面临的形势、问题,从战略思想、目标、方针、任务、途径等方面进行了探讨。
期刊
辽宁省
三北防护林
老工业基地
战略地位
问题
软件无线电中抽取滤波器的研究与FPGA实现
简述软件无线电中抽取滤波器的原理与结构,分析并比较了多种抽取滤波器的性能,最后给出了在FPGA中的最佳实现方法。
期刊
抽取滤波器
软件无线电
FPGA
DA算法
CIC滤波器
ISOP滤波器
decimation filter
software radio
FPGA
th
基于WAPI认证协议的无线传感器网络
简单介绍了新兴的无线传感器网络(WSN),以及典型的网络组织管理方式和路由模式,针对其特点提出了将WAPI认证机制引入WSN,并且分析了这种认证方式的大概能耗。
期刊
无线传感器网络
WAPI
能量消耗
WSN
WAPI
energy cost
基于FPGA的3道生理信号检测仪硬件电路设计
介绍了用于心电、心音、胸阻抗信号测量的3道生理信号检测仪的硬件电路设计,描述了3种信号的调理电路、串行A/D转换及FPGA电路,调理电路设计充分考虑了防止共模干扰和工频干扰,并提高了电路的共模抑制比。采用FPGA完成数字电路部分控制,连接键盘、彩色液晶屏作为人机交互设备。实测表明,系统工作稳定,性能良好。
期刊
心电信号
心音信号
胸阻抗信号
FPGA
electrocardiogram(ECG)
heart sound
impedance cardiograph
压缩图像的变换域凸集投影法超分辨率重建
在压缩格式中,视频序列被表示为运动矢量和传输系数的组合,而这些信息并没有被传统的超分辨率重建算法利用。在文中,直接利用量化间隔信息,采用凸集投影(POCS)的方法,给出了一种基于
期刊
MPEG
凸集投影
离散余弦
量化噪声
超分辨率
MPEG
POCS
DCT
quantization noise
super-resolution
基于FPGA的FIR数字滤波器的设计
提出了一种采用现场可编程门阵列器件(FPGA)设计FIR数字滤波器的方案,利用MATLAB软件对滤波器的系数量化进行了计算和仿真,对用VHDL语言描述的滤波器进行综合和仿真,结果能够达到
期刊
FPGA
FIR数字滤波器
仿真
FPGA
FIR digital filter
simulate
与本文相关的学术论文