论文部分内容阅读
根据电力变压器特高频局部放电信号特征,文中设计一种基于FPGA+ARM架构的特高频局部放电检测仪.该架构通过利用FPGA强大的可编程能力,不仅大大减少了硬件设计的复杂度,而且还提高了整个系统运行的速度,同时在FPGA中创新性地设计了可以灵活控制VGA大小的DAC8562模块及可灵活控制滤波程度的FIR滤波器模块,为在复杂的环境中快速有效地检测出局放信号提高了保障.利用ARM芯片强大的数据处理能力对数据进行处理及多重参数的配置,从而快速准确地检测出特高频局部放电.最后,通过系统测试,文中设计的特高频局部放电检测仪具有极好的稳定性,能够满足工程实际需求.