论文部分内容阅读
首先比较了数字直接合成技术和锁相环技术各自的优缺点,介绍了ADI公司的数字锁相环芯片ADF4360-7芯片的内部配置和PLL双模前置分频的设计。提出了一种使用DDS输出的低频段线性调频信号作为PLL信号激励源的设计方案,用来产生某型跳频信号源1 010-1 220MHz高频段内的线性调频信号。使用FPGA的线性时序法实现了端口并串转换的控制。从实验结果分析,频段内2个典型频率点的输出频谱稳定性较高,且满足远端杂散的要求。