CMOS射频集成电路ESD保护的挑战

来源 :半导体学报 | 被引量 : 0次 | 上传用户:wilsonpfan
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着集成电路(IC)工艺进入深亚微米水平,以及射频(Radio-Frequency,RF)IC工作频率向数千兆赫兹频段迈进,片上防静电泄放(ESD)保护设计越来越成为RF IC设计的挑战.产生这一挑战的关键原因在于ESD保护电路和被保护的RF IC核电路之间存在着不可避免的复杂交互影响效应.本文讨论了RF ESD保护的研究和设计领域的最新动态,总结了所出现的新挑战、新的设计方法和最新的RF ESD保护解决方案.
其他文献
TaN和NiCr是Al GaN/GaN HEMTs微波集成电路中薄膜电阻最为常用的两种材料.文中对比了在SiC衬底上生长的这两种材料的薄膜电阻的可靠性.通过TaN和NiCr薄膜电阻的对比,发现TaN