论文部分内容阅读
为了简化DDS系统频率控制宇的计算处理.提出基于BCD码模10^i相位累加器的DDS设计方案.详细介绍了BCD码相位累加器的设计以及应用于DDS系统的相关问题,由于BCD码逐位计算需使用同步多时钟系统.其工作速度较慢,所以它适合应用于频率范围在数MHz以下的DDS信号发生器的单片式设计.