论文部分内容阅读
分析总结了已有外差干涉信号处理方法的不足.这些方法均不能移植用于处理中频差.提出了一套基于CPLD的中频差外差信号处理的整数检测方案.为减少加减计数器的冗余工作提出了纯数字电路的对顶、错位脉冲消除预处理法.这种预处理通过引入时钟脉冲,可对时钟脉宽两倍以上信号进行可靠的对顶错位脉冲消除.用VHDL语言设计实现了28位加减计数器.结合已研制成功的3~40MHz频差的双频激光器,期望将双频激光干涉仪的测速提升到4m/s或者更高.