动态功耗相关论文
近年来,功耗是处理器设计领域的关键问题之一.本文提出了一种针对多线程共享缓存通过过滤不必要缓存路(Way)访问来降低CPU动态功耗......
近年来,功耗是处理器设计领域的关键问题之一.由于片上缓存占有了越来越多的CPU 芯片面积和功耗,本文提出了通过过滤不必要的缓存......
本文研究纳米工艺下低功耗时钟树的设计和优化方法.以时钟信号的转换时间和负载电容作为实现时钟树低功耗的两个设计变量,基于时钟......
降低电源电压可以大大减小器件的动态功耗,因此近年来电子系统中大量应用3.3-V器件。在某些情况下,必须进行电平转换,才能与5-V器件联合使用。......
随着芯片集成度的提高,对一些功能复杂的系统芯片功耗的管理,已经引起大家越来越多的重视,如何控制好SoC的功耗将成为芯片能否成功......
功耗问题正日益变成VLSI系统实现的一个限制因素。对便携式应用来说,其主要原因在于电池寿命,对固定应用则在于最高工作温度。由于......
为改善周期精确级功耗分析的准确度和速度问题,使用多维特征参数建立贝叶斯推理的动态功耗模型.基于功耗分布与电路内部节点状态的......
提出了一种pn混合下拉网络技术,即在多米诺门的下拉网络中混合使用pMOS管和nMOS管来降低电路的功耗并提高电路的性能.首先,应用此......
提出了1种可以抵抗双节点翻转的锁存器.该锁存器的反馈回路由保护门、延迟单元以及3选2多数表决器构成.保护门的输出送入表决器进......
随着半导体制造工艺和大规模集成电路设计能力的发展,嵌入式设备体积越来越小,功能却越来越强大,由此导致系统能耗问题日益突出。......
本文主要讨论了54/74HC高速CMOS逻辑电路的性能特.点及接口电路。
This article mainly discusses the 54 / 74HC high-speed CMOS logic circ......
本文首先分析了CMOS电路功耗的来源,基于这个理论基础介绍了三种RTL(寄存器传输)级的低功耗设计方法。
This paper first analyze......
HCMOS集成电路的特性曾庆贵本文介绍HCMOS集成电路的直流特性$if交流特性,并且和CMOS、LSTTL等电路进行比较。一、功耗CMOS集成随路的最大优点是低功耗。HCMOS保留了......
本文指出,VLSI的最大动态功耗测试,可以通过在特定输入序列作用下使电路中的不变门数为最小值来实现。本文提出的极性推导、赋值法可以快......
近年来,高性能微处理器是整个信息技术和市场竞争的主要焦点。随着工艺尺寸缩小与处理器频率的提高,功耗问题已经成为高性能微处......
随着单芯片上集成处理器数量的增加,片上网络逐渐成为多核处理器中非常有前景的互连结构.本文在动态虚拟输出队列路由器DVOQR上,提......
随着CMOS器件进入超深亚微米阶段,测试时产生的功耗比系统正常工作时的功耗高很多,测试功耗正逐渐成为影响芯片设计的重要因素,芯......
本文对使用以单片机为核心、采用电池供电的智能仪器仪表(如智能水表、煤气表等),提出了一种静态功耗为零的设计方法,对该方法进行......
本文采用90纳米工艺设计实现了应用于无线传感网络中的低功耗处理器.为了减小功耗,文章采用了以下两种方法:门控时钟技术来降低动态......
基于IMPACTEPIC体系结构模型,本文介绍了前瞻性判定执行的基本思想,指出其能量浪费问题.提出利用谓词降级减少动态功耗的方法,给出......
本文介绍了一种基于EPIC设计着学的高性能微处理器软模型,介绍了其指令分派机制,提出了一种动态功耗实现技术方案.......
本文从动态功耗在工程上有界限的观点出发,讨论单沟道传输门的相对绝热计算原理.在此基础上设计单沟道和双沟道传输门同步动态绝热......
由于静态随机存储器具有存取速度快、可靠性高以及能够与逻辑电路相兼容的特点,所以它在当前的高性能处理器和片上系统(SOC)等结构......
大的位线电容是片上高速缓存性能的主要瓶颈。本论文中通过使用分级分割位线的方法降低了存储器的位线电容,进而也降低了SRAM的动......
论文针对芯片的性能要求,提出了DSIRF的设计要求;全面阐述了寄存器堆的各个电路组成部分;详细分析了寄存器堆各种内核结构,提出了......
随着全球化的到来,集成电路的设计与生产越来越容易被植入额外的逻辑,称这种额外的逻辑为硬件木马。本文提出一种基于区域划分的......
本文分析了Register File (RF)结构中译码、读电路和写电路等不同部分静态功耗和动态功耗的构成,提出了符合RF物理结构和工作方......
本文在对X型DSP移位单元相关指令进行归类分析的基础上,设计实现了一种基于融合移位器的移位单元.该单元不仅可以完成多种位宽......
系统设计人员目前面临的主要功率使用与控制领域有三个:静态功耗、动态功耗和涌入功耗(in-rush power).每种功耗展示了不同的问题,......
FPGA供应商中,Actel对便携式和消费电子市场情有独钟,几年来默默耕耘,产品不断推陈出新.尽管很多业内人士对Actel坚守0.13μm工艺......
IR3721实时功率监控IC准确捕捉动态功耗信息rn2005年数字显示,全球仅数据中心所消耗能耗即占总电力的1.2%,全球服务器供电与冷却所......
赛灵思公司(Xilinx)宣布推出ISE12.3设计套件,这标志着这个FPGA行业领导者针对片上系统设计的互联功能模块,开始推出满足AMBA 4 AX......
功耗是当今处理器设计领域的重要问题之一.随着多核处理器的普及,片上缓存占有了越来越多的芯片面积和功耗.提出一种带有无效缓存......
多年以来,沿着摩尔定律的途径,人们一直采用对金属氧化物半导体场效应晶体管(MOSFET)进行等比例微缩来增加器件速度的方法。然而在......
集成电路应用中的四大挑战rn采用的晶体管数目晶体管数目会直接影响到裸片和封装尺寸、芯片成本及功耗.尽管生产工艺的不断进步使......
赛灵思公司日前推出ISE(R)软件设计套件最新版本ISE(R)12.ISE设计套件首次利用“智能”时钟门控技术,将动态功耗降低达30%.此外,该......
通过对现有编码算法的改进,提出一种新的编码算法,它降低功耗的方法是通过减少部分积的数量来实现的.因为乘法器的运算主要是部分......
在FPGA设计复杂性不断增加,先进的生产工艺不断引入新的设计实现挑战的情况下,设计人员最关心的问题是设计工具的吞吐能力、易用性......
提出了电荷自补偿技术,此技术利用P型多米诺电路动态结点的放电对N型多米诺电路的动态结点充电,并在此技术基础上综合应用双阈值技......
赛灵思的Virtex-5FPGA系列基于65nm的三极栅氧化层技术、ExpressFabric技术和经过验证的ASMBL架构。与前一代90nm的FPGA相比,它在性......