【摘 要】
:
本文将介绍Visual Basic的一些特性,以及Windows API函数的调用方法,并结合自己所编写的一些算法,来展示Visual Basic在多媒体方面的应用.
【出 处】
:
企业信息化高级论坛全国第12届CAD/CG学术会议
论文部分内容阅读
本文将介绍Visual Basic的一些特性,以及Windows API函数的调用方法,并结合自己所编写的一些算法,来展示Visual Basic在多媒体方面的应用.
其他文献
虚拟多介质(Quasi-Multiple Medium,QMM)是一种基于直接边界元方法的寄生电容快速提取算法.本文对虚拟多介质方法进行了改进,提出一种非均匀虚拟切割方法,能进一步减少系数矩阵中非零元的数目.对来自实际版图三维互连电容的计算表明,基于非均匀切割的虚拟多介质方法可提高寄生电容提取速度.
对不可测故障进行测试产生是影响时序电路测试产生效率的一个重要因素.在本文提出了一种基于简化可控性计算的识别时序电路中不可测故障的算法,运用该算法无须搜索便可识别出时序电路中相当一部分不可测故障.针对ISCAS89电路的实验结果也验证了其有效性.
近年来,SOC设计方法学的研究越来越引起人们的注意.C语言适合对系统进行高层次的描述.C语言的系统描述经过软硬件划分之后,要求将硬件实现部分转换为适合于综合的VHDL语言.本文通过分析两种语言的区别,提出并实现了适于表达C语言描述内容的VHDL结构形式,并对几种C语言结构提出合理的转换方案.实验表明,本文提出的方案是正确的和有效的.
片上仿真(On Chip Emulation)是系统级芯片(System-on-a-Chip,SoC)进行调试与诊断的新型方法.本文讨论一种采用JTAG结构实现SoC芯片片上仿真器的方法.此方法已应用于以CCORE为核心的SoC设计平台.
本文介绍嵌入式系统协调设计方法,重点讨论一个完整的嵌入式系统协调设计环境——BitCoDesign构造,把嵌入式系统设计分解为系统功能描述和划分阶段、软硬件设计阶段、协同模拟阶段和软硬件综合阶段.具体阐述各设计阶段功能的实现方法,使嵌入式系统在设计初期,通过协同模拟手段验证系统的设计正确性,避免设计反复,降低开发成本,缩短开发周期.
随着电路工艺的不断提高和对电路性能要求加强,大规模集成电路的设计也从传统的二维(面积+时延)设计走到了三维(面积+时延+功耗).在某些应用领域,功耗的地位显得更为重要.而进入深亚微米阶段后,静态功耗已经不容忽视了.本文提出了一种基于双阈值电压的静态功耗优化算法,利用ISCAS85和ISCAS89电路集的实验结果表明,这种方法不但在减少静态功耗上有明显的效果,而且从很大程度上减小了电路的竞争冒险,提
传统布局问题的优化目标是使线网切割数最小或者连线总长最短.随着IC技术的发展,降低连线拥挤度已经成为一个保证布线成功率的至关重要的因素.本文提出了一种新的标准单元增量式布局算法C-ECOP.算法通过一个新型的布线估计模型来精确估算布局以后的走线情况,然后利用力驱动的方法进行单元插入和单元推移来消除局部拥挤,同时进一步优化线长.来自美国工业界的测试实例表明,该算法能够在进行布局调整时避免造成局部拥挤
本文分析了直接边界元素法计算VLSI中两类特殊结构互连电容器出现较大误差的原因,指出了均匀划分对这类特殊结构互连电容器存在不合理性.为保证计算精度,本文提出了一种与均匀划分具有相当划分数的非均匀网格划分策略,并利用后验误差估计对网格作一次加密.加密后采用层次式形函数作为所加密边界元的基函数,利用少量的额外计算量对计算结果作修正.数值结果表明本文的方法对这类特殊结构电容器的计算时结果稳定,可靠.
随着CMOS电路生产工艺的不断提高,VLSI芯片设计已从逻辑门级提高到RT级,如何在RT级上对电路最大功耗进行快速估计是一个具有挑战性的研究课题.参照已有的平均功耗宏模型研究成果,本文将电路最大功耗假设为输入向量对序列长度与跳变率的函数,并采用神经元网络拟合出这个函数.ISCAS85电路集的实验结果表明,最大功耗宏模型的计算结果,与门级电路最大功耗的实际模拟结果之间的误差可以控制在10﹪以内.
本文讲述了Autocad二次开发程序《拼图打印》的编制目的、思路,优化拼图的解决方案,应用该程序能方便快捷地实现优化拼图,具有较好的实用性.