论文部分内容阅读
现代人类社会的持续进步以及硅集成电路的快速发展,使得电子产品的应用越来越广泛,随着人们对于电子产品需求的不断增加,电子产品在日常生活中所处的地位越来越重要,推动着电子技术的飞速发展。一方面在自然界中人们耳目所及都是模拟信号,需要进行模拟数字信号之间的转化以便于处理、传输、分析,另一方面数字信号处理技术和通信技术在医疗、商业、军事等各个领域的广泛应用,使得高科技领域的数字化程度日益加深,电子行业已然形成以数字技术为核心的格局,作为模拟领域和数字领域之间的不可缺少的桥梁,高性能模数转换器和数模转换器便成为了现代电子技术研究的关键部分。从2007年到2015年国内对模拟数字转换器的需求在持续增加,并且还会继续着保持增长速度。在本文开篇首先通过对众多类型模数转换器进行了比较,流水线型模数转换器具有转换速度较快,精度较高同时功耗较低等优点,成为设计的首选结构。本文采用0.18μm CMOS工艺,研究并设计了一款14bit 40MHz的流水线型模数转换器(Pipelined ADC)。该Pipelined ADC采用了前六级2.5bit加一级2bit Flash ADC的结构,并将各级输出的数字信号通过延时误差校正电路得到最后的数字码结果。在结构上通过对传统流水线模数转换器进行优化,来提高ADC的性能。在两相不交叠时钟产生电路中产生多对两相不交叠时钟,主两相不交叠时钟只单纯运用于控制奇偶级的采样保持状态,以减小负载电容对于关键时钟的影响,额外产生的一对两相不交叠时钟通过控制MDAC中的自举开关在采样结束后再断开,实现下级板采样。Pipelined ADC的基本构成电路模块2.5bit量化单元是由Sub ADC,Sub DAC和余量增益电路构成。在Sub ADC设计中最为重要的模块比较器阵列,此次采用了动态比较器结构,在保证比较速度的同时大大降低了整体电路的功耗。另外,由Sub DAC和余量增益电路构成的MDAC电路中对于自举开关的设计可以在减少开关的导通电阻的同时减小由电荷注入效应和时钟馈通引起的非线性失真,确保采样获得的信号的真实度。在MDAC中的关键电路运算放大器采用了增益自举gain-boosting型放大器,达到增益124.8dB,GBW为1.005GHz,满足模数转换器对运放的要求。该ADC工作在3.3V电源电压下,消耗总功率100mW。在版图设计中考虑到电容失配误差、开关电阻误差等,提取寄生电阻和寄生电容参数,并最终设计实现在采样频率40MHz下,输入差分17MHz正弦波信号,该Pipelined ADC达到了ENOB(有效位数)13.0bit以及SNDR(信号-失真噪声比)82.4dB,总面积2.2mm×1mm,满足设计指标。