论文部分内容阅读
采用专用硬件在物理层标记(timestamping)时钟同步报文发出和到达的时刻是实现高精度网络时钟同步的基础。本文分析了IEEE-1588协议中Sync和Delay—Req报文的数据帧结构,提出了一种在以太网物理层(PHY)和MAC层之间的介质无关接口(MII)处检测同步报文的策略和实现精确时间标记的方案。并根据此方案采用Ahera公司的Cyclone I系列FPGA芯片EP1C12Q240研制了相关的测试平台。在此平台上对10Mbps以太网环境中的时间标记精度进行了初步实测,标记精度优于500nS。