UCSP封装的热考虑

来源 :电子产品世界 | 被引量 : 0次 | 上传用户:woaixuyong
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
  摘要:本文讨论了UCSP封装的功率耗散能力和其相对于其他封装是如何限制输出功率的。
  关键词:UCSP封装;功率耗散
  
  UCSP封装
  
  UCSP(晶片级封装)是一种封装技术,它消除了传统的密封集成电路㈣的塑料封装,直接将硅片焊接到PCB上,节省了PCB空间。但也牺牲了传统封装的一些优点,尤其是散热能力。
  大多数音频放大器的封装都带有一个裸露焊盘,使IC底层直接连接到散热器或PCB地层。这种设计为IC到周围环境提供了一条低热阻的导热通道,避免器件过热。
  使用UCSP封装,IC通过底部焊球直接焊接到PCB上,因而器件底层到PCB通过焊球形成了直接通道。这些焊球拥有低热阻,但它们的面积比典型的裸露焊盘小得多,导致散热能力下降。虽然非接地焊球也有助于散热,但相对于接地焊球的散热能力来说低许多。大多数使用UCSP典型音源的封装芯片的系统空间非RMS能量常有限,因此,利用器件顶层通过散热器散热也不现实。UCSP封装不像其他使用散热器的封装具有比较牢固机械安装,连接

散热器时容易受到损坏。UCSP封装的散热能力要结合芯片的接地焊球和未接地焊球两方面考虑。
  
  功率耗散
  
  音频放大器一般提供多种封装,其最大耗散功率与封装有关。在很多例子中,封装限制了耗散功率,进而限制了可能的输出功率。
  很多IC在其数据资料的最大绝对额定值中给出了每种封装可以耗散的最大连续功率,如表l所示。具有裸露焊盘的封装(如TDFN)通常能耗散最多的功率。注意,UCSP封装能耗散的功率比裸露焊盘要小得多。
  
  输出功率限制的计算

  当我们考虑没有裸露焊盘的封装时,我们必须认识到封装形式降低了功率耗散能力,进而降低了输出功率。使用高阻负载可以使效率最大化,使损耗最低。


  
  AB类放大器
  
  放大器能够提供的输出功率与选用的放大器类型有关,AB类放大器制造商通常具有与图1类似的耗散功率与输出功率对应关系曲线。对于某个放大器,还可能提供不同输入电压、负载阻抗下的关系曲线。
  将从绝对额定值(表1)中的连续耗散功率和耗散功率与输出功率关系曲线(图1)进行比较,确定给定封装可提供的最大输出功率。在这个例子中,TDFN和uMAX两种封装对输出功率没有限制,而UCSP封装则会限制输出功率。虽然例子中的放大器额定连续功率为1.1W,但使用UCSP封装时只能输出100mW。


  
  D类放大器
  
  D类放大器一般用效率曲线取代耗散功率曲线,如图2所示。
  D类放大器的效率比AB类高得多,因此在司等输出功率条件下需要耗散的功率要低得多。耗散功率可以通过下式计算:
  PDissipation=POUT(1-η)/η,η=效率/100
  获得1.1W的连续输出功率时,放大器需要耗散的功率为225mW,低于表1所示所有封装的最大耗散功率,所以,对于同样的输出功率,可以采用各种封装形式,包括UCSP封装。
  
  音源考虑
  
  音频放大器的输出功率计算一般采用具有l%(<6w)或10%(>6W)THD+N的lkHz正弦波。实际应用中,放

大器常被用来恢复语音、音乐或音效,这些波形所包含的能量比正弦波小。表2给出了几种常见音源信号的有效能量。
  这些数据显示要获得同样的输出功率,输出信号需要比正弦波具有更高的峰值电压。例如上面提到的UCSP封装AB类放大器,如果连续输出的正弦波峰值是2.5Vp-p,换成表2的摇滚乐,输出电压峰值即使达到6.2Vpp-p,也不会超过封装允许功率耗散能力。同样电压峰值的正弦波能够为8Ω负载提供600mW驱动功率。
  
  结语
  
  选择音频放大器时必须考虑各种封装的功率耗散能力。在一些案例中,不同的封装也可以获得相同的连续输出功率。事实上,UCSP封装能够允许的连续功率低于带裸露焊盘的封装。可以利用高效D类放大器取代AB类放大器来克服功率耗散问题,而不是简单地放弃UCSP封装。这种设计能够使UCSP封装的应用范围更广。
其他文献
基于不同技术或来自不同厂家的MOSFET,即使RDS(ON)和BVDSS值相接近,也可能在耐雪崩(Avalanche)/UIS能力方面存在很大差异。耐雪崩/UIS能力是许多不同参数的复杂函数,主要取决于裸片尺寸,但也受其它参数影响。大多数产品资料都采用EAS值来表示UIS能力,但EAS值本身并不是比较UIS能力的好方法。有些器件的参数是在额定电流下测量的,另一些则是在额定电流的几分之一情况下测量的
期刊
Altera设计工具    当前FPGA开发工具的发展趋势  “工欲善其事,必先利其器。”要做好PLD的设计没有工具的支持是无法想象的。PLD设计魅力在于此:就像爱因斯坦把质量和速度相结合,得出E=mc2样,PLD设计把硬件和软件相结合,释放出巨大的能量。展望未来,可以看出FPGA工具有如下发展趋势:高性能(Performance)和高生产力(Productlv-ity),当前PLD软件开发工具都
期刊
概述    过去几年,人们对无线局域网(WLAN)硬件的需求有了显著的增长,无线局域网很快从新奇的技术发展成为生活必需品。2005年WLAN芯片组出货量突破1亿套大关,比2001年不足1000万套增长了10多倍,这些数字说明WLAN市场正在快速扩张。  Wi-Fi普及率的提高有助于这项技术拓展到电脑以外,进入互联网电话、音乐流播、游戏、甚至照片欣赏和家庭视频传送等消费电子应用。加速这一发展趋势的还
期刊
摘要:本文提出一种基于嵌入式TCP/IP软件体系结构的优化设计和解决方案,通过分析在嵌入式系统上实现TCP/IP的速度、程序结构、内存需求等特点,优化设计了清晰的TCP/IP和应用层接口、防止多余的内存拷贝和实现数据包整序重发/窗口控制。最后给出了嵌入式TCP/IP的性能评价。  关键词:嵌入式系统;TCP/IP;软件体系结构;优化设计  2006年9月24日收到本文。廖日坤:博士,从事下一代网络
期刊
2006年9月,Actel推出低功耗的FPGA—IGLOO系列。这个以Flash(闪存)为基础的产品系列的静态功耗为5uW,是当时最接近竞争产产品功耗的1/4;与目前领先的PLD产品比较,可延长便携式应用的电池寿命达5倍,可以取代ASIC和CPLD(复杂可编程逻辑器件)在便携式产品中的应用。  Actel新版本Libero集成设计环境(IDE)能为Actel以Flash为基础的现场可编程门阵列(F
期刊
问:现在DSP跟微处理器结合的情况比较多,实现DSP功能的FPGA是否也要和微处理器合作?  答:现在90%以上的FPGA都运用在处理器上,这也正是FPGA这方面的优势。你可以用FleA的逻辑搭建一个软处理器,也可以选用具有内嵌硬处理器的产品。因此,可以很容易在FPGA上实现微处理器的性能。    问:FPGA已经能够实现DSP,为何还要专门开发为DSP应用的FGPA?  答:首先,所有的FPGA
期刊
嵌入式“智能”的兴起  微处理器出现带动了电子产品开发的革命,因为可以把设计问题的各个部分转移到高度灵活、易于升级的软件功能上。所以,开发电子产品的本质只剩下了两个设计层次,第一层是使用印刷电路板(PCB)上的分立器件搭建物理平台,第二层则涉及到设计中可编程部分的开发,并在设计中或制造后将它们“装载”进物理设计中去。  可编程器件如FPGA的兴起,重新定义了软件和硬件间的界线,也让工程师重新思考如
期刊
一季度芯片销售排名发生变化    市场研究机构IC Insights发布了2007年一季度的半导体芯片厂商销售排行,排行榜的冠亚军仍由英特尔和三星公司占据,一季度英特尔以80.1亿美元销售额轻松占据榜首,三星则以47亿美元的销售额排在其后。此外排名未发生变化的公司还有第10名恩智浦(NXP),一季度销售额14.6亿美元。第17名英飞凌,一季度销售额12.5亿美元。  排名上升的公司有:东芝,一季度
期刊
从ASIC到FPGA的一对一替代是否是一条不归之路?答案是否定的。  正如你所看到的,如果说几十年来,低功耗、小型化、省钱和省时一直是半导体产业的终极目标,那么,当今该产业的成本和开发时间压力也更加强调这些要求,迫使设计人员不得不去寻找具有灵活性、安全性和可靠性的解决方案。正是这些“必不可少的”产业条件为FPGA创造了极大的机会,使其能涉足那些传统上被开发周期长、成本高的ASIC技术所占据的市场。
期刊
摘要: 给出了基于Hammerhead实现单芯片GPS接收机的硬件设计,给出射频PCB设计方案。  关键词:GPS接收机;Hammerhead;射频    引言    GPS(全球定位系统)发展到今天,其用途越来越广泛,而技术的进步和用户需求也不断推动GPS系统的增强。目前美国正在致力于GPSBlockⅡ系统的现代化和“GPS-Ⅲ”计划,旨在全面改善GPS的生命力、精度、可用性、完好性、灵活性和安
期刊