同步时序电路相关论文
面对VLSI设计规模日益增大的挑战,除了电路并行以外,其它已有的基本并行策略都无法从根本上解决测试生成的复杂性问题.然而,已有的......
随着集成电路规模的扩大及其应用的推广,迫切需要缩短设计时间,降低设计难度。高层次综合(HLS)系统就起着这样的作用。但是由于综合......
本文提出一种数字系统故障模拟的新算法——图形算法。图形法的基本思想是利用数字电路本身的结构信息来完全取代传统故障模拟算法......
该文以状态跳变图为基础,深入分析冗余变换与非法变换的特征,提出结构冗余和功能冗余的概念,并讨论了可测、不可测变换故障与冗余的联......
提出一种设计同步时序逻辑电路的新方法 .根据触发器 ( FF)基本特性 ,可从电路的状态转换图上直接求得触发器置位、复位函数 ,进而......
提出了一个同步时序电路故障模拟的方法,它采用了并行码模拟与并行故障模拟算法,吸收了锥形操作、并行Star算法、全局级化和全局故障分组......
本文讨论了基于线性规划的多相同步时序电路的时钟最小化方法,提出了给定时钟周期下的时钟参数优化计算方法。......
本文在分析数字电路过渡干扰的种类及其产生原因的基础上,分别介绍了由于信号延迟引起的过渡干扰和信号输入时间先后不同引起的过......
通过介绍时序电路设计步骤,时序电路设计举例,重点阐述了同步时序电路的设计方法与技巧....
竞争冒险作为数字电路设计中经常会遇到的现象,存在可能导致高速电路或毛刺敏感电路的逻辑错误。以k变模可逆计数器设计中出现的竞......
本文提出一种基于ISP逻辑器件使用逻辑图输入方式设计同步时序逻辑电路的标准形式。该形式电路结构是固定的,根据电路的逻辑功能在......
本文通过实例提出同步时序电路的波形图分析方法,并且用实验观察波形加以验证。...
本文通过实例分析了同步时序电路设计中状态化简的过程,指出了隐含表化简法在实际应用中出现的问题,进而提出了相应的改进方法。......
符号模型检查是一种有效的形式验证方法,该方法主要有2个难点:一个是建模,即如何建立并用有限内存来表示电路的状态机模型;另一个是在此......
提出一种新的同步时序电路的分析方法。该方法引入输入矩阵、次态矩阵等概念,通过矩阵之问的运算求出状态转换图,为计算机辅助分析逻......
讨论了时序重构优化的基本概念和算法,在改进的同步时序电路有向图表示的基础上,提出了一种判定有效时序重构变换在时序约束条件的精......
本文论述了用C语言描述隐含表来实现等效的判断,以实现对完全给定同步时序电路的原始状态表进行化简。......
相比于同步时序电路,异步时序电路具有更低的功耗、更高的鲁棒性、更低的压降(IR- drop)等明显优势.正是由于这些显著优势,在如今亚......
介绍了一个针对同步时序电路 VHDL 设计的性质验证的解决方案——一个有效的符号模型判别器VERIS.该模型判别器利用同步时序电路设......
该文从电路三要素理论出发研究低功耗电路,定量描述绝热无比型动态记忆电路。绝热无比型动态触发器利用电容接收和保存信息,避免目......
如何实现同步时序电路的初始化时序电路测试中的关键问题,本文针对时序电路的初始化提出了一种新的方法,在电路初始状态未知的情况下......
提出了一种设计同步时序逻辑电路的新方法。根据触发器(FF)基本特性,可从电路的状态转换图上直接求得触发器置位、复位函数,进而确定触发......
从工程应用的角度出发,同步时序电路故障模拟采用单测试码故障并行的模拟结果更能反映实际情况。因此,尽管已有的研究表明采用测试码......
提出了一种去除同步时序电路中冗余逻辑的方法.针对时序冗余难于识别的问题,这种方法引入重定时技术,将电路中的时序冗余转换为冗余的......
对不可测故障进行测试产生是影响时序电路测试产生效率的一个重要因素。提出了一种基于简化可控性计算的识别时序电路中不可测故障......
针对同步时序电路提出一种结合了插入可观测点的部分复位方法,该方法是基于迭代计算的电路状态信息和冲突分析测度而提出的.根据基......
面对VLSI设计规模日益增大的挑战,除了电路并行以外,其它已有的基本并行策略都无法从根本上解决测试生成的复杂性问题,然而,已有的电路......
本文讨论了同步时序电路初始化问题,提出了一种基于电路顾储元件逻辑定级和可控性分析的同步时序电路逻辑初始化方法,同时也给出了地......
给出寻求较佳或最佳状态分配的六条一般规则,并通过实例设计说明其应用。...
随着计算机软硬件系统规模的日益复杂,如何保证系统的正确和可靠,逐渐成为当前理论界和产业界共同关心的重要问题。为此提出的诸多理......
高层次综合是近年来电子自动化(EDA)领域中快速发展的一种技术,时序重构是高层次综合后端一种重要优化方法,文中介绍了基于地序重构时的时......
本文首先介绍了数字电路中过渡干扰都有哪几种类型以及它们是产生的原因,然后研究了两种过渡干扰的抑制方法:由信号延迟原因引起的......
本文分析了固定故障所反映出的状态变换特征,提出状态变换故障模型。基于无复位时序电路,详细研究了有复位的同步电路测试生成问题及......
开发的一个新的快速故障模拟器P+P。该模拟器使用了并行码与并行故障模拟算法,实现了同步时序电路故障模拟的两路并行性,采用了全局故障......
提出了一种通过矩阵运算实现同步时序电路的设计的方法,有效地解决了时序电路设计中卡诺图不能处理多输入、多状态和多输出的问题。......
本文通过应用转换符法,可以方便地设计中各种状态的同步时序电路。...
讨论同步时序电路初始化问题,提出了一种基于电路存储元件逻辑定级和可控性分析的同步时序电路逻辑初始化方法。同时也给出了针对IS......
时序电路存在反馈环,不便于电路描述和软件仿真,很难进行演化。为此,以D触发器和逻辑门为基本单元,构建描述时序电路的全向连接电......
讨论了FEAS算法的实现问题,对FEAS算法进行了改进,并提出一种能快速的完成同步时序电路的时序重构变换的方法。通过基于ISCAS89标准......
数字逻辑电路研究方法综述与学习方法探讨刘祖刚,曾梅香数字逻辑电路主要研究电路输出量与输入量间的逻辑关系,按逻辑功能可分为组合......
随着集成电路规模的扩大及其应用的推广,迫切需要缩短设计时间,降低设计难度。高层次综合(HLS)系统就起着这样的作用。但是由于综......
1.概述第二章讨论了组合逻辑和时序逻辑之间的差别。组合逻辑电路只取决于当前的输入值,而时序逻辑电路取决于当前的输入值和电路......
提出了一种同步时序逻辑电路设计新方法. 根据触发器(FF)的基本特性,可从电路的状态转换图上直接求得触发器置位、复位函数,进而确......