viterbi译码器相关论文
该文分析了WCDMA传输信道编码和复接技术,围绕3GPP规范TS25.212对编码复接流程和各模块算法作了详细的介绍.在此基础上,该文给出了......
卷积编码是深度空间通信系统和无线通信系统中常用的一种编码方式.在1967年,Viterbi提出了卷积码的Viterbi译码算法,它是一种卷积......
卷积编码是深度空间通信系统、无线通信系统及广播系统中常用的一种编码方式,卷积码的最佳译码-Viterbi译码由于具有译码性能好,译......
Viterbi算法是卷积编码的最大似然译码算法。Viterbi译码器是Viterbi算法的硬件实现。在数字通信领域,卷积码编码应用得很广泛,因......
由于兼具低成本、高密度、高性能和配置灵活等特点,SRAM型FPGA在航空航天、通信等领域应用广泛。相较于其他逻辑器件,SRAM型FPGA对......
为满足当前通信系统中存在的多种通信标准要求,提出了一种基于滑窗回溯的多标准Viterbi译码器.与其他Viterbi译码器相比,该译码器......
期刊
紫外光通信是基于大气散射和吸收的无线光通信技术。分子(颗粒)的强吸收作用使得在近地面太阳光没有紫外光波段,属于日盲区,减少了......
分布式Viterbi译码器是一种物理分散、逻辑统一的译码器.它在多个现场可编程阵列(FPGA)上实现各功能模块,以充分利用各FPGA的容裕......
对MIMO-OFDM系统和Viterbi译码器算法作为最流行的卷积码解码方案进行了探讨。对Viterbi译码器进行进一步的优化设计以及降低其复......
卷积编码是前向纠错的差错控制编码方法之一, Viterbi译码是卷积码的一种杰出的译码算法,它是一种最大似然算法,适于硬件实现.本设......
现有的各通信系统中卷积码的约束长度各不相同.为充分利用现有资源很有必要研究多约束长度的Viterbi译码器.基于FPGA讨论了实现多......
设计了一个高速(2,1,6)Viterbi译码器,通过采用并行基-4结构和比特级进位保存算法(Carry-Save Arithmetic),改进了Viterbi算法中加-比-选单......
全数字电力线载波通信是采用高压电力线进行通信的一种手段,而基带调制对全数字电力线载波机的整机性能有着非常重要的影响。提出了......
本文介绍了Intel公司STEL-2060C Viterbi译码器的特征,分析了该芯片在应用中的关键性问题并给出在高清晰度数字电视中的应用实例.......
根据现代通信系统对自适应性和低功耗的要求,设计了一种自适应的Viterbi译码器,通过设计可重构的幸存路径存储管理单元(SMU),译码器......
介绍了Viterbi译码的原理,并用Verilog硬件描述语言设计实现了Viterbi译码.实验表明,用这种硬件实现的Viterbi译码器译码速率高达4......
Viterbi译码器中幸存路径存储管理一直沿用两种传统方法——寄存器交换法和回索法。寄存器交换法内连关系过于复杂,而且功耗较大;回......
卷积码是通信系统中常用的差错控制编码;(2,1,6)卷积码是卫星通信中常用的卷积码;采用大数准则的Viterbi译码算法是在常用的Viterb......
文章使用基四的ACS单元来设计高速、低功耗Viterbi译码器.相对于基二的ACS单元,其复杂度提高了一倍.因此,针对于具体FPGA硬件实现,......
介绍了一种Viterbi译码器的硬件实现方法.设计的基于硬判决的Viterbi译码器具有约束长度长(9)、译码深度深(64)的特点.为了兼顾硬......
提出了一种实现高速并行Viterbi译码器的结构,并且将SMDO法[1]用于幸存路径存储和输出模块部分.本设计已基于FPGA得以实现,获得了......
本文介绍了广泛应用于通信系统的通用维特比译码器的设计与实现.提高了译码器的硬件结构和整体性能.......
详细分析了(2,1,6)Viterbi译码器的实现结构,提出了基于模块化并行算法构建Viterbi译码器,并利用Verilog在XilinxISE6.2中进行了建......
根据DVB—T标准中FEC内码的要求,采用FPGA技术实现了R=1/2,64状态,基4,16电平软判决高速Viterbi译码器。通过将原有基2蝶形运算分裂为基......
对Viterbi译码器3个重要组成部分之一——幸存路径管理和存储模块进行优化设计。采用一种新的方法(改进的寄存器交换法)作为幸存路径......
文中给出基于软判决和回溯法的高速Viterbi译码器的设计和实现.该译码器采用新颖的幸存路径存储结构和回溯解码电路结构,幸存路径......
基于状态机设计了FPGA平台的卷积码Viterbi译码器。分析了该卷积码的格型图。利用其状态转移矩阵特点对Viterbi译码算法进行了简化......
第三代移动通信系统标准中普遍采用卷积码和Turbo码作为信道编码方案.本文首先阐述了维特比译码算法,然后论述了(2,1,3)卷积码编码......
介绍了基于超宽带(UWB)通信系统的(2,1,6)卷积码和Viterbi译码基本原理,设计了串行Viterbi译码器及各个子模块实现电路,采用Altera公司的Ap......
Viterbi算法是卷积码的最优译码算法.设计并实现了一种高速(3,1,7)Viterbi译码器,该译码器由分支度量单元(BMU)、加比选单元(ACSU)......
介绍了一种(2,1,6)删余生成的(3,2,6)卷积码的 Viterbi译码器的FPGA实现方法.该译码器基于软判决设计,约束长度为7.在具体实现中采......
维特比(Viterbi)译码器由于其优良的纠错性能,在通信领域有着十分广泛的应用。用FPGA实现Viterbi译码算法时,其硬件资源的消耗与译码速......
卫星定位接收机中卷积码译码即维特比译码器,在处理器中面临占有资源较多、处理时间过长等问题,为了减少处理器资源的占用和提高处理......
Viterbi译码算法用FPGA实现时,其硬件资源消耗与译码速度始终是相互制约的两个方面,通过合理安排ACS单元和路径度量存储单元可有效......
提出了一种高速Viterbi译码器的FPGA实现方案。该译码器采用全并行结构的加比选模块和寄存器交换法以提高速度,并且利用大数判决准......
Viterbi算法是卷积码的一种最大似然译码。文中介绍了(2,1,9)的Viterbi译码器的FPGA一种实现方案,其中ACS运算采用两个基四蝶形运算......
期刊
基于IEEE 802.1la标准,设计并实现了一个新的解码器方案。方案中采用了软判决解映射;提出了一种并行添零方法;设计了一种全并行的Viter......
大约束度卷积码作为信道纠错编码在通信中得到了广泛的应用,而其相应的Viterbi译码器硬件复杂度大,限制了译码速度.分析了Viterbi......
提出一种基于FPGA实现Viterbi译码器的结构,利用该结构实现的Viterbi译码器具有通用性.在设计中充分利用FPGA的特点,使Viterbi译码......
卷积码在通信系统中得到了极为广泛的应用。其中约束长度K=7,码率为1/2和1/3的Odenwalder卷积码己经成为商业卫星通信系统中的标准编......
OFDM技术作为有吸引力的调制技术被广泛应用,考虑到可以通过信道估计获得每个子信道的信道状态信息,如此可以将其利用于信道解码,......
在对Viterbi译码算法进行Matlab软件仿真的基础上,综合考虑硬件开销以及电力线OFDM传输系统中FEC解码的具体要求,确定了Viterbi译......
Viterbi译码器在通信系统中应用非常普遍,针对采用DSP只能进行相对较低速率的Viterbi译码的问题,人们开始采用FPGA实现高速率Viterbi......
由于差错控制在超宽带室内导航系统中占据着十分重要的位置,并考虑到IEEE802.15.3a标准采用卷积编码和Viterbi译码来进行差错控制,因此......
在对Viterbi译码算法性能进行Matlab软件仿真的基础上,结合数字HDTV地面广播COFDM传输系统中FEC模块内码解码的具体要求,采用FPGA......
为了满足复杂的无线通信系统功耗以及性能要求,提出并设计了一种指针反馈式Viterbi译码器。该译码器使相邻时刻的各状态转移满足单......
在分析Viterbi译码算法基础上,采用一种新的流水结构设计Viterbi译码器的ACS模块.合理安排幸存路径的读写,采用单指针回溯算法译码......
提出了一种用于MB-OFDM UWB系统的高吞吐率低功耗Viterbi译码器结构.该结构利用基4蝶形单元的对称性,降低了Viterbi译码器的实现复杂......
网格编码调制(TCM)是一种将编码和调制相结合,利用信号集的冗余度来获取纠错能力的技术。而用于卷积码的维特比译码器同样可以用作基......
采用FPGA实现删除卷积码Viterbi软判决译码,与传统方式相比,提高了译码器的工作速度和可靠性,降低了功耗.在译码器的设计中,提出了......